基本门如图7-61a所示,其中,数字信号A由图7-61b给出,那么,输出F为()。https://assets.asklib.com/psource/2015110111522146636.jpg
相似题目
-
由两个主从型JK触发器组成的逻辑电路如图a)所示,设Q1、Q2的初始态是0,0,已知输入信号A和脉冲信号(,的波形,如图b)所示,当第二个CP脉冲作用后,Q1、Q2将变为()https://assets.asklib.com/psource/201408181109457116.png
-
两电阻的伏安特性,如图所示,其中a为电阻R1的图线,b为电阻R2的图线,由图可知()。https://assets.asklib.com/images/image2/2017042514053883390.jpg
-
由图7-58所示数字逻辑信号的波形可知,三者的逻辑关系是()。https://assets.asklib.com/psource/2015110111491032194.jpg
-
将运算放大器直接用于两信号的比较,如图所示,其中,U i1 =-1V,U i2 的波形由图(b)给出,则输出电压U 0 等于()。 https://assets.asklib.com/psource/2016071816303747265.jpg
-
绘图题:如图E-9所示为逻辑门,写出P与A、B之间的关系式。https://assets.asklib.com/psource/2015051610235717933.jpg
-
(2010)将运算放大器直接用于两信号的比较,如图a)所示,其中,u=-1V,u的波形由图b)给出,则输出电压uo等于:()https://assets.asklib.com/psource/2015110414271344575.png
-
绘图题:如图E-18所示为逻辑门,请写出P与A、B之间的关系等式。https://assets.asklib.com/psource/2015051615073215657.jpg
-
由两个主从型JK触发器组成的逻辑电路如图a)所示,设Q1、Q2的初始态是0、0,已知输入信号A和脉冲信号CP的波形,如图b)所示,当第二个CP脉冲作用后,Q1、Q2将变为:()https://assets.asklib.com/psource/2015110414382251383.png
-
8、已知某个逻辑门电路输入A、B和输出F的波形如图所示,则该逻辑门为( )。A同或门 B或门 C异或门 D与非门3845872a45ff921af8e067d67da157c8.png
-
上端自由、下端固定的压杆由图(a)所示两个相同的槽钢在局部用钢板焊接而成,已知单个槽钢截面积A及Iz1、Iy1、b、
-
某工程单代号搭接网络计划如图7-6所示,节点中下方数字为该工作的持续,其中的关键工作有()。<img src='https://img2.soutiyun.com/shangxueba/ask/1896001-1899000/1898924/ct_jgzjlskm_jgzjlskmchoose_00836(20096).jpg' />
-
用三态非门组成的总线换路开关如图6-35(a)所示。图中A、B为信号输入端,E为换路控制端,它们的波形
-
某工程单代号搭接网络计划如图所示,节点中下方数字为该工作的持续时间,其中的关键工作有 ()<img src='https://img2.soutiyun.com/ask/uploadfile/8943001-8946000/332fb7a79a57c42084e3abd707fd45a1.jpg' />
-
模拟信号放大环节的输出uo与输入的关系如图8.5-5(a)所示,若输入信号为=0.1sinωtV,如图(B)所示,则如下选项中正确的是()。
-
由OC门组成的电路,输入A、B与输出F的波形如图2.4.12所示,写出函数的表达式,并用最少的OC门实现它,画出逻辑电路图。
-
晶体管单管放大电路如图7-5-18 (a) 所示,其中电阻的波形如图7-5-18 (b) 所示时,输出波形()
-
有三个门电路,它们的输人均为A,B,输出分别为F1,F2,F3,波形图如图4.1(教材图4.01)所示,试根据波
-
某物料传送系统示意图如图3-4所示,系统由A、B、C三台电动机拖动,为防止物料堆积,规定只有C:开机时B才可开机,只有B开机时A才可开机,否则应给出告警信号。设A、B、C开机时状态信号为1.试设计产生告警信号的逻辑电路,所用门电路可任选。
-
图a)所示电路中,复位信号、信号A及时钟脉冲信号cp如图b)所示,经分析可知,在第一个和第二个时钟脉冲的下降沿时刻,输出Q先后等于()。附:触发器的逻辑状态表为
-
某一有源二端线性网络如图7.1-21(a)所示。该网络的戴维南等效电路如图7.1-21(b)所示,其中US和RS取值为()。
-
模拟信号的幅值频谱分别如图(a)和图(b)所示,则()
-
图a)所示电路中,位信号信号A及时钟脉冲信号cp如图b))所示,经分析可知,在第一个和第二个时钟脉冲的下降沿时刻,输出Q先后等于:附:触发器的逻辑状态表为()
-
图(a)所示电路中,复位信号、信号A及时钟脉冲信号CP如图(b)所示。经分析可知,在第一个和第二个时钟脉冲的上升沿时刻,输出Q先后等于()
-
绘图题:如图E-18所示为逻辑门,请写出P与A、B之间的关系等式。